完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > dut
文章:179個(gè) 瀏覽:12898次 帖子:87個(gè)
運(yùn)算放大器通過使用伺服環(huán)路簡(jiǎn)化測(cè)量過程
運(yùn)算放大器是差分輸入、單端輸出的極高增益放大器,常用于高精度模擬電路,因此必須精確測(cè)量其性能。
2022-12-28 標(biāo)簽:運(yùn)算放大器積分器DUT 2.6萬 0
這里額外介紹下,在使用示波器測(cè)量信號(hào)時(shí),如果使用了較長的地線,會(huì)使得測(cè)量鏈路中環(huán)路電感增加,發(fā)生諧振,也會(huì)引起震蕩,使得測(cè)試不準(zhǔn)確,因此在測(cè)量要求比較嚴(yán)...
2022-11-03 標(biāo)簽:示波器信號(hào)完整性TDR 1.6萬 0
EMC實(shí)驗(yàn)中BCI整改實(shí)際案例
根據(jù)ISO11452-4國際標(biāo)準(zhǔn),BCI(大電流注入)實(shí)驗(yàn)?zāi)康氖菫榱藱z測(cè)電氣零部件設(shè)備對(duì)由射頻場(chǎng)感應(yīng)引起的傳導(dǎo)抗擾度。
噪聲系數(shù):將輸出噪聲功率譜密度Po折算到輸入端Po/G,這個(gè)值與輸入阻抗Ri上的熱噪聲功率譜密度Pi之比。
2023-05-25 標(biāo)簽:衰減器信號(hào)發(fā)生器頻譜儀 1.1萬 0
使用PLTS去嵌方法和探針校準(zhǔn)片SLOT校準(zhǔn)測(cè)試結(jié)果對(duì)比
測(cè)試一:先將網(wǎng)分與線纜校準(zhǔn)后,然后連接兩個(gè)探針測(cè)試DUT,將兩個(gè)探針的S參數(shù)、兩個(gè)探針+DUT的整體S參數(shù)分別導(dǎo)出,然后使用PLTS校準(zhǔn)軟件將探針本身S...
大電流注入是一種非侵入式的、傳導(dǎo)敏感度測(cè)試方法。電磁干擾通過電感耦合注入到電纜中,傳輸?shù)奖粶y(cè)設(shè)備。
SystemVerilog實(shí)用知識(shí)點(diǎn):覆蓋率之Function Coverage
SystemVerilog是一名芯片驗(yàn)證工程師,必須掌握的一門語言,其中Function Coverage是必須要懂的知識(shí)點(diǎn)之一;
何為斷言?斷言的作用有哪些?斷言的種類 斷言層次結(jié)構(gòu)
斷言主要用來檢查仿真過程中存在的時(shí)序問題,如果存在異常情況,斷言會(huì)報(bào)警。一般在數(shù)字電路設(shè)計(jì)中都要加入斷言,斷言占整個(gè)設(shè)計(jì)的比例應(yīng)不少于30%。
Synopsys 的 VIP 以 SystemVerilog 包的形式提供。這些包為 VIP 定義唯一的命名空間,但為了使 VIP 更易于使用,可以將 ...
UVM手把手教程系列(一)UVM驗(yàn)證平臺(tái)基礎(chǔ)知識(shí)介紹
先拋開UVM,回想一下我們?cè)谄綍r(shí)寫完程序后,是不是肯定需要灌一個(gè)激勵(lì)給DUT,然后再從DUT獲取結(jié)果,并跟一個(gè)參考模塊進(jìn)行對(duì)比,檢查結(jié)果是否正確。就像下...
非線性DUT(例如LNA、PA、塔放),當(dāng)輸入多個(gè)頻率的信號(hào)時(shí),各個(gè)頻譜分量之間會(huì)產(chǎn)生互相作用,產(chǎn)生新的頻譜分量(頻譜再生);當(dāng)輸入信號(hào)足夠小放大器工作...
UCSI框架是由哪些部分組成的?UCSI實(shí)現(xiàn)必須經(jīng)過HLK測(cè)試嗎?
UCSI 全稱 USB Type-C Connector System Software Interface。
EMC計(jì)算方法和EMC仿真:輻射抗擾度(RI)的試行計(jì)算方法
該方法是將車載蓄電池、線路阻抗穩(wěn)定網(wǎng)絡(luò)、線束、DUT(測(cè)試對(duì)象)等配置在基準(zhǔn)接地面上,從距離DUT(測(cè)試對(duì)象)1米處的天線施加電磁噪聲(電場(chǎng)),然后判斷...
簡(jiǎn)單介紹定向耦合器的基礎(chǔ)知識(shí)
其中DUT代表手機(jī),手機(jī)通過發(fā)射信號(hào)有部分信號(hào)通過綜測(cè)儀測(cè)量,綜測(cè)儀可以測(cè)量此時(shí)手機(jī)的發(fā)射功率,儀器需要加入耦合度。
關(guān)于1dB增益壓縮點(diǎn)的基本測(cè)試方法分享
今天要給大家分享的是關(guān)于1dB增益壓縮點(diǎn)的基本測(cè)試方法,眾所周知,現(xiàn)代矢量網(wǎng)絡(luò)分析儀往往具有功率掃描的功能,可以非常方便地測(cè)出1dB增益壓縮點(diǎn)。不過今天...
矢量網(wǎng)絡(luò)分析儀及其校準(zhǔn)件關(guān)鍵重要指標(biāo)簡(jiǎn)析
如果用戶測(cè)試準(zhǔn)確度要求很低,例如不確定度>1dB,10℃以下的環(huán)境溫度變化,測(cè)試電纜和連接器不改變的情況下,通常認(rèn)為當(dāng)天校準(zhǔn)數(shù)據(jù)可用,甚至幾天之內(nèi)...
2022-08-09 標(biāo)簽:輸出端口網(wǎng)絡(luò)分析儀定向耦合器 5616 0
LTSSM 有 12 個(gè)高級(jí)狀態(tài),如下所示。在這篇博客中,我們將檢查鏈接訓(xùn)練中涉及的狀態(tài),并了解鏈接伙伴如何移動(dòng)到實(shí)際傳輸開始的狀態(tài) U0。
2023-05-29 標(biāo)簽:usb計(jì)時(shí)器DUT 5567 0
Verilog中跨模塊調(diào)用的兩種不同方式的優(yōu)缺點(diǎn)討論
在寫Verilog TestBench,為了更方便更抽象地對(duì)底層模塊內(nèi)部的信號(hào)進(jìn)行控制,經(jīng)常會(huì)使用到跨模塊調(diào)用的方式,這個(gè)就叫做Cross Module...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |