一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

2.5D和3D封裝技術有何異同?異構整合的優(yōu)點

MZjJ_DIGITIMES ? 來源:半導體行業(yè)觀察綜合 ? 作者:半導體行業(yè)觀察綜 ? 2021-03-18 16:51 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

650f7b4c-879f-11eb-8b86-12bb97331649.png

DIGITIMES Research觀察,伴隨CPU、GPU、FPGA等高效能運算(HPC)芯片性能要求持續(xù)提升,覆晶封裝(Flip Chip;FC)、層疊封裝(Package on Package;PoP)等傳統(tǒng)封裝技術已不敷使用,使2.5D/3D封裝技術需求逐漸增加,吸引半導體制造業(yè)者積極布局,其中,IDM與晶圓代工業(yè)者2.5D技術發(fā)展相對委外半導體封測(OSAT)業(yè)者成熟、完整,也具有多年量產(chǎn)經(jīng)驗,3D封裝技術則將陸續(xù)開花結果。

覆晶封裝雖是現(xiàn)行芯片封裝主流技術,然2.5D/3D封裝提供較覆晶封裝7~8倍以上的I/O數(shù)增量,以及更高密度集成更多芯片/模塊,有助芯片提升效能、改善功耗等,增加HPC芯片業(yè)者采用2.5D/3D技術的誘因。具體來看,NVIDIA與超微(AMD) CPU與GPU、英特爾Intel)與賽靈思(Xilinx) FPGA等多為2.5D封裝,而英特爾Lakefield CPU更是首個以3D封裝的CPU。

HPC芯片所催生的2.5D/3D封裝商機吸引IC制造業(yè)者積極布局,其中,英特爾、三星電子(Samsung Electronic)與臺積電已具成熟的2.5D封裝經(jīng)驗;3D封裝部分,英特爾已量產(chǎn)Foveros技術,三星與臺積電則將在2021~2022年陸續(xù)量產(chǎn)。日月光、安靠(Amkor)等OSAT業(yè)者雖布局2.5D/3D封裝,但技術方案仍不若IDM與晶圓代工業(yè)者完整,然逐漸強化中。

2.5D和3D封裝技術有何異同?

除了先進制程之外,先進封裝也成為延續(xù)摩爾定律的關鍵技術,像是2.5D、3D等技術在近年來成為半導體產(chǎn)業(yè)的熱門議題。究竟,先進封裝是如何在延續(xù)摩爾定律上扮演關鍵角色?而2.5D、3D等封裝技術又有何特點?

人工智能AI)、車聯(lián)網(wǎng)、5G 等應用相繼興起,且皆須使用到高速運算、高速傳輸、低延遲、低耗能的先進功能芯片;然而,隨著運算需求呈倍數(shù)成長,究竟要如何延續(xù)摩爾定律,成為半導體產(chǎn)業(yè)的一大挑戰(zhàn)。

芯片微縮愈加困難,異構整合由此而生

換言之,半導體先進制程紛紛邁入了7 納米、5 納米,接著開始朝3 納米和2 納米邁進,電晶體大小也因此不斷接近原子的物理體積限制,電子及物理的限制也讓先進制程的持續(xù)微縮與升級難度越來越高。

也因此,半導體產(chǎn)業(yè)除了持續(xù)發(fā)展先進制程之外,也「山不轉(zhuǎn)路轉(zhuǎn)」地開始找尋其他既能讓芯片維持小體積,同時又保有高效能的方式;而芯片的布局設計,遂成為延續(xù)摩爾定律的新解方,異構整合(Heterogeneous Integration Design Architecture System,HIDAS)概念便應運而生,同時成為IC 芯片的創(chuàng)新動能。

▲異構整合成為實現(xiàn)小體積、高效能芯片的另一種方式。(Source:SEMI)

所謂的異構整合,廣義而言,就是將兩種不同的芯片,例如記憶體+邏輯芯片、光電+電子元件等,透過封裝、3D 堆疊等技術整合在一起。換句話說,將兩種不同制程、不同性質(zhì)的芯片整合在一起,都可稱為是異構整合。

因為應用市場更加的多元,每項產(chǎn)品的成本、性能和目標族群都不同,因此所需的異構整合技術也不盡相同,市場分眾化趨勢逐漸浮現(xiàn)。為此,IC 代工、制造及半導體設備業(yè)者紛紛投入異構整合發(fā)展,2.5D、3D 封裝、Chiplets 等現(xiàn)今熱門的封裝技術,便是基于異構整合的想法,如雨后春筍般浮現(xiàn)。

2.5D 封裝有效降低芯片生產(chǎn)成本

過往要將芯片整合在一起,大多使用系統(tǒng)單封裝(System in a Package,SiP)技術,像是PiP(Package in Package)封裝、PoP(Package on Package)封裝等。然而,隨著智能手機、AIoT 等應用,不僅需要更高的性能,還要保持小體積、低功耗,在這樣的情況下,必須想辦法將更多的芯片堆積起來使體積再縮小,因此,目前封裝技術除了原有的SiP 之外,也紛紛朝向立體封裝技術發(fā)展。

立體封裝概略來說,意即直接使用矽晶圓制作的「矽中介板」(Silicon interposer),而不使用以往塑膠制作的「導線載板」,將數(shù)個功能不同的芯片,直接封裝成一個具更高效能的芯片。換言之,就是朝著芯片疊高的方式,在矽上面不斷疊加矽芯片,改善制程成本及物理限制,讓摩爾定律得以繼續(xù)實現(xiàn)。

而立體封裝較為人熟知的是2.5D 與3D 封裝,這邊先從2.5D 封裝談起。所謂的2.5D 封裝,主要的概念是將處理器、記憶體或是其他的芯片,并列排在矽中介板(Silicon Interposer)上,先經(jīng)由微凸塊(Micro Bump)連結,讓矽中介板之內(nèi)金屬線可連接不同芯片的電子訊號;接著再透過矽穿孔(TSV)來連結下方的金屬凸塊(Solder Bump),再經(jīng)由導線載板連結外部金屬球,實現(xiàn)芯片、芯片與封裝基板之間更緊密的互連。

▲ 2.5D和3D封裝是熱門的立體封裝技術。(Source:ANSYS)

目前為人所熟知的2.5D 封裝技術,不外乎是臺積電的CoWoS。CoWoS 技術概念,簡單來說是先將半導體芯片(像是處理器、記憶體等),一同放在矽中介層上,再透過Chip on Wafer(CoW)的封裝制程連接至底層基板上。換言之,也就是先將芯片通過Chip on Wafer(CoW)的封裝制程連接至矽晶圓,再把CoW 芯片與基板連接,整合成CoWoS;利用這種封裝模式,使得多顆芯片可以封裝到一起,透過Si Interposer 互聯(lián),達到了封裝體積小,功耗低,引腳少的效果。

▲臺積電CoWos封裝技術概念。(Source:臺積電)

除了CoWos 外,扇出型晶圓級封裝也可歸為2.5D 封裝的一種方式。扇出型晶圓級封裝技術的原理,是從半導體裸晶的端點上,拉出需要的電路至重分布層(Redistribution Layer),進而形成封裝。因此不需封裝載板,不用打線(Wire)、凸塊(Bump),能夠降低30% 的生產(chǎn)成本,也讓芯片更薄。同時也讓芯片面積減少許多,也可取代成本較高的直通矽晶穿孔,達到透過封裝技術整合不同元件功能的目標。

當然,立體封裝技術不只有2.5D,還有3D 封裝。那么,兩者之間的差別究竟為何,而3D 封裝又有半導體業(yè)者正在采用?

相較于2.5D 封裝,3D 封裝的原理是在芯片制作電晶體(CMOS)結構,并且直接使用矽穿孔來連結上下不同芯片的電子訊號,以直接將記憶體或其他芯片垂直堆疊在上面。此項封裝最大的技術挑戰(zhàn)便是,要在芯片內(nèi)直接制作矽穿孔困難度極高,不過,由于高效能運算、人工智能等應用興起,加上TSV 技術愈來愈成熟,可以看到越來越多的CPU、GPU 和記憶體開始采用3D 封裝。

▲ 3D封裝是直接將芯片堆疊起來。(Source:英特爾)

臺積電、英特爾積極發(fā)展3D 封裝技術

在3D 封裝上,英特爾(Intel)和臺積電都有各自的技術。英特爾采用的是「Foveros」的3D 封裝技術,使用異構堆疊邏輯處理運算,可以把各個邏輯芯片堆棧一起。也就是說,首度把芯片堆疊從傳統(tǒng)的被動矽中介層與堆疊記憶體,擴展到高效能邏輯產(chǎn)品,如CPU、繪圖與AI 處理器等。以往堆疊僅用于記憶體,現(xiàn)在采用異構堆疊于堆疊以往僅用于記憶體,現(xiàn)在采用異構堆疊,讓記憶體及運算芯片能以不同組合堆疊。

另外,英特爾還研發(fā)3 項全新技術,分別為Co-EMIB、ODI 和MDIO。Co-EMIB 能連接更高的運算性能和能力,并能夠讓兩個或多個Foveros 元件互連,設計人員還能夠以非常高的頻寬和非常低的功耗連接模擬器、記憶體和其他模組。ODI 技術則為封裝中小芯片之間的全方位互連通訊提供了更大的靈活性。頂部芯片可以像EMIB 技術一樣與其他小芯片進行通訊,同時還可以像Foveros 技術一樣,通過矽通孔(TSV)與下面的底部裸片進行垂直通訊。

同時,該技術還利用大的垂直通孔直接從封裝基板向頂部裸片供電,這種大通孔比傳統(tǒng)的矽通孔大得多,其電阻更低,因而可提供更穩(wěn)定的電力傳輸;并透過堆疊實現(xiàn)更高頻寬和更低延遲。此一方法減少基底芯片中所需的矽通孔數(shù)量,為主動元件釋放了更多的面積,優(yōu)化裸片尺寸。

而臺積電,則是提出「3D 多芯片與系統(tǒng)整合芯片」(SoIC)的整合方案。此項系統(tǒng)整合芯片解決方案將不同尺寸、制程技術,以及材料的已知良好裸晶直接堆疊在一起。

臺積電提到,相較于傳統(tǒng)使用微凸塊的3D 積體電路解決方案,此一系統(tǒng)整合芯片的凸塊密度與速度高出數(shù)倍,同時大幅減少功耗。此外,系統(tǒng)整合芯片是前段制程整合解決方案,在封裝之前連結兩個或更多的裸晶;因此,系統(tǒng)整合芯片組能夠利用該公司的InFO 或CoWoS 的后端先進封裝技術來進一步整合其他芯片,打造一個強大的「3D×3D」系統(tǒng)級解決方案。

▲臺積電SoIC整合方案。(Source:臺積電)

此外,臺積電亦推出3DFabric,將快速成長的3DIC 系統(tǒng)整合解決方案統(tǒng)合起來,提供更好的靈活性,透過穩(wěn)固的芯片互連打造出強大的系統(tǒng)。藉由不同的選項進行前段芯片堆疊與后段封裝,3DFabric 協(xié)助客戶將多個邏輯芯片連結在一起,甚至串聯(lián)高頻寬記憶體(HBM)或異構小芯片,例如類比、輸入/輸出,以及射頻模組。3DFabric 能夠結合后段3D 與前段3D 技術的解決方案,并能與電晶體微縮互補,持續(xù)提升系統(tǒng)效能與功能性,縮小尺寸外觀,并且加快產(chǎn)品上市時程。
編輯:lyn

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    460

    文章

    52505

    瀏覽量

    440780
  • 半導體
    +關注

    關注

    335

    文章

    28909

    瀏覽量

    237770
  • 3D封裝
    +關注

    關注

    9

    文章

    141

    瀏覽量

    27797

原文標題:【DIGITIMES Research】2.5D/3D封裝快速成長 滿足HPC芯片發(fā)展是關鍵

文章出處:【微信號:DIGITIMES,微信公眾號:DIGITIMES】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    多芯粒2.5D/3D集成技術研究現(xiàn)狀

    面向高性能計算機、人工智能、無人系統(tǒng)對電子芯片高性能、高集成度的需求,以 2.5D、3D 集成技術為代表的先進封裝集成技術,不僅打破了當前集
    的頭像 發(fā)表于 06-16 15:58 ?414次閱讀
    多芯粒<b class='flag-5'>2.5D</b>/<b class='flag-5'>3D</b>集成<b class='flag-5'>技術</b>研究現(xiàn)狀

    芯原推出面向可穿戴設備的超低功耗OpenGL ES GPU,支持3D/2.5D混合渲染

    芯原股份(芯原,股票代碼:688521.SH)今日宣布推出全新超低功耗的圖形處理器(GPU)IP——GCNano3DVG。該IP具備3D2.5D圖形渲染功能,在視覺效果與功耗效率之間實現(xiàn)了卓越平衡
    的頭像 發(fā)表于 04-17 10:15 ?280次閱讀

    2.5D封裝為何成為AI芯片的“寵兒”?

    ?多年來,封裝技術并未受到大眾的廣泛關注。但是現(xiàn)在,尤其是在AI芯片的發(fā)展過程中,封裝技術發(fā)揮著至關重要的作用。2.5D
    的頭像 發(fā)表于 03-27 18:12 ?295次閱讀
    <b class='flag-5'>2.5D</b><b class='flag-5'>封裝</b>為何成為AI芯片的“寵兒”?

    3D封裝與系統(tǒng)級封裝的背景體系解析介紹

    的核心技術,正在重塑電子系統(tǒng)的集成范式。3D封裝通過垂直堆疊實現(xiàn)超高的空間利用率,而SiP則專注于多功能異質(zhì)集成,兩者共同推動著高性能計算、人工智能和物聯(lián)網(wǎng)等領域的技術革新。 根據(jù)Mo
    的頭像 發(fā)表于 03-22 09:42 ?920次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>封裝</b>與系統(tǒng)級<b class='flag-5'>封裝</b>的背景體系解析介紹

    2.5D集成電路的Chiplet布局設計

    隨著摩爾定律接近物理極限,半導體產(chǎn)業(yè)正在向2.5D3D集成電路等新型技術方向發(fā)展。在2.5D集成技術中,多個Chiplet通過微凸點、硅通
    的頭像 發(fā)表于 02-12 16:00 ?1286次閱讀
    <b class='flag-5'>2.5D</b>集成電路的Chiplet布局設計

    一文詳解2.5D封裝工藝

    2.5D封裝工藝是一種先進的半導體封裝技術,它通過中介層(Interposer)將多個功能芯片在垂直方向上連接起來,從而減小封裝尺寸面積,減
    的頭像 發(fā)表于 02-08 11:40 ?3342次閱讀
    一文詳解<b class='flag-5'>2.5D</b><b class='flag-5'>封裝</b>工藝

    2.5D3D封裝技術介紹

    整合更多功能和提高性能是推動先進封裝技術的驅(qū)動,如2.5D3D封裝。
    的頭像 發(fā)表于 01-14 10:41 ?1582次閱讀
    <b class='flag-5'>2.5D</b>和<b class='flag-5'>3D</b><b class='flag-5'>封裝</b><b class='flag-5'>技術</b>介紹

    最全對比!2.5D vs 3D封裝技術

    2.5D封裝技術是一種先進的異構芯片封裝技術,它巧妙地利用中介層(Interposer)作為多個
    的頭像 發(fā)表于 12-25 18:34 ?4646次閱讀

    技術資訊 | 2.5D3D 封裝

    本文要點在提升電子設備性能方面,2.5D3D半導體封裝技術至關重要。這兩種解決方案都在不同程度提高了性能、減小了尺寸并提高了能效。2.5D
    的頭像 發(fā)表于 12-07 01:05 ?1310次閱讀
    <b class='flag-5'>技術</b>資訊 | <b class='flag-5'>2.5D</b> 與 <b class='flag-5'>3D</b> <b class='flag-5'>封裝</b>

    顯示體驗升級:2.5D GPU技術逐漸成為標配,3D GPU加碼可穿戴

    電子發(fā)燒友網(wǎng)報道(文/莫婷婷)近日,芯原宣布與開源圖形庫LVGL達成戰(zhàn)略合作,在LVGL庫中支持芯原的低功耗3D和VGLite 2.5D GPU技術,芯原將助力進一步提升LVGL圖形庫的3D
    的頭像 發(fā)表于 12-06 00:07 ?4492次閱讀

    2.5D封裝的熱力挑戰(zhàn)

    三類:1)溫度變化導致的熱力;2)化學或電化學導致的金屬腐蝕或遷移;3)高溫下的老化。2.5D封裝中,最主要的失效是第一類,因封裝尺寸越來越大,各部件材料CTE的不匹配,會引起熱變形或
    的頭像 發(fā)表于 11-24 09:52 ?1765次閱讀
    <b class='flag-5'>2.5D</b><b class='flag-5'>封裝</b>的熱力挑戰(zhàn)

    深入剖析2.5D封裝技術優(yōu)勢及應用

    ?? 隨著制程技術的不斷逼近極限,進一步提升晶體管密度和性能變得愈發(fā)艱難,成本也日益高昂。在此背景下,先進封裝技術,特別是2.5D封裝,成為
    的頭像 發(fā)表于 11-22 09:12 ?3203次閱讀
    深入剖析<b class='flag-5'>2.5D</b><b class='flag-5'>封裝</b><b class='flag-5'>技術</b>優(yōu)勢及應用

    一文理解2.5D3D封裝技術

    隨著半導體行業(yè)的快速發(fā)展,先進封裝技術成為了提升芯片性能和功能密度的關鍵。近年來,作為2.5D3D封裝
    的頭像 發(fā)表于 11-11 11:21 ?3530次閱讀
    一文理解<b class='flag-5'>2.5D</b>和<b class='flag-5'>3D</b><b class='flag-5'>封裝</b><b class='flag-5'>技術</b>

    探秘2.5D3D封裝技術:未來電子系統(tǒng)的新篇章

    。2.5D封裝技術可以看作是一種過渡技術,它相對于傳統(tǒng)的2D封裝
    的頭像 發(fā)表于 07-30 10:54 ?1230次閱讀

    深視智能3D相機2.5D模式高度差測量SOP流程

    深視智能3D相機2.5D模式高度差測量SOP流程
    的頭像 發(fā)表于 07-27 08:41 ?1149次閱讀
    深視智能<b class='flag-5'>3D</b>相機<b class='flag-5'>2.5D</b>模式高度差測量SOP流程