一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯華章高性能FPGA原型驗證系統(tǒng)引領(lǐng)芯片創(chuàng)新

芯華章科技 ? 來源:芯華章科技 ? 作者:芯華章科技 ? 2022-08-31 10:14 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

“過去12年,中國集成電路建立了完整的芯片工業(yè)體系,并且保持了高速增長”,02專項技術(shù)總師、中國集成電路創(chuàng)新聯(lián)盟副理事長兼秘書長葉甜春,在ICDIA 2022開幕式上,談及中國集成電路的未來發(fā)展時,表示,“實(shí)行創(chuàng)新戰(zhàn)略,路徑創(chuàng)新、換道突圍才是出路。其中,架構(gòu)創(chuàng)新、電子設(shè)計工具(EDA)智能化、硬件開源化等技術(shù)創(chuàng)新將成為新焦點(diǎn)。”

近期,中國集成電路設(shè)計創(chuàng)新大會暨 IC 應(yīng)用博覽會(ICDIA 2022)在無錫太湖國際博覽中心盛大舉行。來自國內(nèi)外近70家的集成電路企業(yè)在會上展示了各自最新的產(chǎn)品與技術(shù)。國家相關(guān)部委和地方領(lǐng)導(dǎo)、行業(yè)專家以及業(yè)界代表近1000人參加了會議。作為國內(nèi)數(shù)字驗證EDA領(lǐng)域頭部企業(yè),芯華章受邀參與IC設(shè)計創(chuàng)新論壇、人工智能物聯(lián)網(wǎng)創(chuàng)新論壇,圍繞復(fù)雜芯片驗證需求等話題,分享芯華章的創(chuàng)新思路。

方興未艾 I AIoT帶來驗證挑戰(zhàn)

在逐漸邁入智能社會的今天,AIoT技術(shù)逐漸深入落地到各種場景。AIoT技術(shù)帶來的巨大市場價值也讓人們有目共睹。艾瑞咨詢數(shù)據(jù)預(yù)測, 2022年國內(nèi)AIoT市場規(guī)模將超過7500億元。

人工智能技術(shù)伴隨著多場景應(yīng)用,所需要的AI超大模型正快速演進(jìn),伴隨而來的是對AI芯片需求的猛漲。AI芯片是AIoT產(chǎn)業(yè)中的核心一環(huán),同時也是世界高科技產(chǎn)業(yè)競爭中絕對的焦點(diǎn),而IC設(shè)計更是芯片產(chǎn)業(yè)鏈中舉足輕重的存在。

“技術(shù)的發(fā)展與市場需求息息相關(guān),人們對智能化的要求越高,就越是需要借助更高效的算力以獲得更快的響應(yīng)。值此背景下,比傳統(tǒng)通用芯片在算力及功耗上更加具備優(yōu)勢的AIoT芯片就應(yīng)運(yùn)而生,也對數(shù)字驗證提出了更高的要求?!毙救A章科技產(chǎn)品與業(yè)務(wù)規(guī)劃總監(jiān)楊曄表示。

眾所周知,AI類復(fù)雜SoC芯片處理流程有三個特點(diǎn):數(shù)據(jù)復(fù)雜、計算復(fù)雜、模型復(fù)雜。這導(dǎo)致AI芯片的架構(gòu)一般都特別復(fù)雜。多種通用和專用的計算單元、多種存儲單元、硬件和軟件都需要緊密交互,才能高效完成AI處理流程。這樣的AI芯片架構(gòu),在實(shí)現(xiàn)AISoC原型驗證時會有很多困難:設(shè)計復(fù)雜,多片分割困難;大容量SRAMFPGA芯片上實(shí)現(xiàn)資源不夠;軟硬件集成驗證要求更高;產(chǎn)品迭代周期短,要求設(shè)計驗證周期縮短;多樣化的傳感器數(shù)據(jù)硬件接口需要在FPGA原型上物理驗證等。

“基于FPGA硬件和擁有自主知識產(chǎn)權(quán)的全流程軟件,芯華章自主研發(fā)的高性能FPGA原型驗證系統(tǒng)樺捷(HuaPro-P1),可以有效解決以上痛點(diǎn),幫助SoC/ASIC芯片客戶實(shí)現(xiàn)設(shè)計原型的自動綜合、分割、優(yōu)化、布線和調(diào)試,從而有效減少用戶人工投入,提升系統(tǒng)驗證與軟件開發(fā)效率,縮短芯片設(shè)計周期,給AI SoC芯片的驗證帶來完整、高效的解決方案?!睏顣媳硎?。

返本還源 I 系統(tǒng)引領(lǐng)芯片創(chuàng)新

當(dāng)從微觀的技術(shù)應(yīng)用回到更宏觀的行業(yè)視角,我們會發(fā)現(xiàn)復(fù)雜SoC芯片面臨的考驗,遠(yuǎn)不止AI帶來的算力與架構(gòu)難關(guān)。一方面,長期作為半導(dǎo)體發(fā)展“金科玉律”的摩爾定律,正在受到物理極限與經(jīng)濟(jì)性的雙重挑戰(zhàn),芯片創(chuàng)新向多維度發(fā)展;另一方面,新興應(yīng)用領(lǐng)域飛速發(fā)展,帶來需求急劇分化的同時,創(chuàng)新周期卻不斷縮短,占據(jù)芯片設(shè)計過半時間的驗證環(huán)節(jié)壓力巨大。

“未來,系統(tǒng)應(yīng)用將是芯片設(shè)計的核心驅(qū)動力。驗證技術(shù)要面向電子系統(tǒng),打造融合統(tǒng)一的底層基座,提供智能化融合解決方案,賦能芯片到系統(tǒng)的完整創(chuàng)新周期?!毙救A章科技資深產(chǎn)品市場經(jīng)理郭正給出了芯華章的解決方案。

秉承“高起點(diǎn)、厚積累、求創(chuàng)新”的發(fā)展戰(zhàn)略,芯華章從終局思維出發(fā),基于全新統(tǒng)一的底層框架,應(yīng)用新的驗證方法學(xué),已發(fā)布五款自研數(shù)字驗證EDA產(chǎn)品,基本建立完整的數(shù)字驗證全流程,在多個領(lǐng)域?qū)崿F(xiàn)技術(shù)創(chuàng)新。

比如,傳統(tǒng)的仿真器只能在Intel的X86服務(wù)器上運(yùn)行,但芯華章的仿真器就能無縫移植到不同的處理器上;芯華章發(fā)布的數(shù)字調(diào)試產(chǎn)品昭曉Fusion Debug,采用完全自研的高性能數(shù)字波形格式,與主流商業(yè)波形格式相比,讀寫速度快至3倍。

加特蘭微電子汽車產(chǎn)品總監(jiān)劉洪泉曾表示,“經(jīng)過測試,通過HuaPro-P1自動化工具的輔助,在P1上實(shí)現(xiàn)系統(tǒng)原型與傳統(tǒng)產(chǎn)品相比節(jié)約了三倍以上的時間,并保持了良好性能與穩(wěn)定的運(yùn)行,幫助我們加快整體的芯片設(shè)計周期?!?/p>

目前,芯華章產(chǎn)品及服務(wù)已得到中科院半導(dǎo)體所、燧原科技、芯來、鯤云等數(shù)十家業(yè)內(nèi)知名企業(yè)實(shí)際項目采用,為我國產(chǎn)業(yè)數(shù)字化升級帶來了突破性的價值。

未來,芯華章將繼續(xù)秉承產(chǎn)業(yè)發(fā)展需求,以需求帶動技術(shù)創(chuàng)新,并以技術(shù)創(chuàng)新反哺產(chǎn)業(yè)發(fā)展,助力復(fù)雜SoC芯片驗證效率提升,賦能數(shù)字化時代系統(tǒng)應(yīng)用,打造自主可信賴的電子系統(tǒng)創(chuàng)新基石。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1646

    文章

    22054

    瀏覽量

    618817
  • 集成電路
    +關(guān)注

    關(guān)注

    5425

    文章

    12076

    瀏覽量

    368593
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4395

    瀏覽量

    222871
  • 芯華章
    +關(guān)注

    關(guān)注

    0

    文章

    184

    瀏覽量

    11655

原文標(biāo)題:創(chuàng)新引領(lǐng) 芯華章助力復(fù)雜SoC芯片驗證破局

文章出處:【微信號:X-EPIC,微信公眾號:芯華章科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    華章RISC-V敏捷驗證方案再升級

    7月17-18日,在中國規(guī)模最大、規(guī)格最高的RISC-V峰會上,華章向數(shù)千名專業(yè)用戶展示其面向RISC-V指令集打造的完整敏捷驗證方案,其中最新發(fā)布的GalaxSim Turbo 3.0創(chuàng)新
    的頭像 發(fā)表于 07-21 17:03 ?195次閱讀
    <b class='flag-5'>芯</b><b class='flag-5'>華章</b>RISC-V敏捷<b class='flag-5'>驗證</b>方案再升級

    院采用華章P2E硬件驗證平臺加速RISC-V驗證

    近日,系統(tǒng)驗證 EDA 解決方案提供商華章科技與北京開源芯片研究院(以下簡稱 “開院”)宣
    的頭像 發(fā)表于 07-18 10:08 ?288次閱讀
    開<b class='flag-5'>芯</b>院采用<b class='flag-5'>芯</b><b class='flag-5'>華章</b>P2E硬件<b class='flag-5'>驗證</b>平臺加速RISC-V<b class='flag-5'>驗證</b>

    2025華章向新驗證技術(shù)研討會圓滿收官

    近日,華章向新驗證技術(shù)研討會于上海圓滿舉辦。此次活動中,華章攜手中興微電子、EDA 國創(chuàng)中心的技術(shù)專家,與
    的頭像 發(fā)表于 07-15 11:51 ?225次閱讀
    2025<b class='flag-5'>芯</b><b class='flag-5'>華章</b>向新<b class='flag-5'>驗證</b>技術(shù)研討會圓滿收官

    華章攜手EDA國創(chuàng)中心推出數(shù)字芯片驗證大模型ChatDV

    面向國家在集成電路EDA領(lǐng)域的重大需求,華章攜手全國首家集成電路設(shè)計領(lǐng)域國家級創(chuàng)新中心——EDA國創(chuàng)中心,針對日益突出的芯片設(shè)計驗證痛點(diǎn),
    的頭像 發(fā)表于 06-06 16:22 ?713次閱讀

    超大規(guī)模芯片驗證:基于AMD VP1902的S8-100原型驗證系統(tǒng)實(shí)測性能翻倍

    引言隨著AI、HPC及超大規(guī)模芯片設(shè)計需求呈指數(shù)級增長原型驗證平臺已成為芯片設(shè)計流程中驗證復(fù)雜架構(gòu)、縮短迭代周期的核心工具。然而,傳統(tǒng)
    的頭像 發(fā)表于 06-06 13:13 ?539次閱讀
    超大規(guī)模<b class='flag-5'>芯片</b><b class='flag-5'>驗證</b>:基于AMD VP1902的S8-100<b class='flag-5'>原型</b><b class='flag-5'>驗證</b><b class='flag-5'>系統(tǒng)</b>實(shí)測<b class='flag-5'>性能</b>翻倍

    華章以AI+EDA重塑芯片驗證效率

    近日,作為國內(nèi)領(lǐng)先的系統(tǒng)驗證EDA解決方案提供商,華章分別攜手飛騰信息技術(shù)、中興微電子在IC設(shè)計驗證領(lǐng)域最具影響力的會議DVCon Ch
    的頭像 發(fā)表于 04-18 14:07 ?784次閱讀
    <b class='flag-5'>芯</b><b class='flag-5'>華章</b>以AI+EDA重塑<b class='flag-5'>芯片</b><b class='flag-5'>驗證</b>效率

    新思科技推出全新HAPS-200原型驗證系統(tǒng)和ZeBu仿真系統(tǒng)

    新思科技近日宣布,全面升級其高性能硬件輔助驗證(HAV)產(chǎn)品組合,推出全新一代HAPS-200原型驗證系統(tǒng)和ZeBu仿真
    的頭像 發(fā)表于 04-03 14:22 ?966次閱讀
    新思科技推出全新HAPS-200<b class='flag-5'>原型</b><b class='flag-5'>驗證</b><b class='flag-5'>系統(tǒng)</b>和ZeBu仿真<b class='flag-5'>系統(tǒng)</b>

    新思科技推出基于AMD芯片的新一代原型驗證系統(tǒng)

    一代HAPS-200原型驗證系統(tǒng)和ZeBu仿真系統(tǒng),憑借其卓越的運(yùn)行性能、更快的編譯速度和更高的調(diào)試效率,
    的頭像 發(fā)表于 02-19 17:12 ?690次閱讀

    華章發(fā)布FPGA驗證系統(tǒng)新品HuaProP3

    近日,國內(nèi)EDA(電子設(shè)計自動化)領(lǐng)域的佼佼者華章公司,正式對外宣布其最新研發(fā)的FPGA驗證系統(tǒng)——HuaProP3已正式面世。這款產(chǎn)品的
    的頭像 發(fā)表于 12-13 11:12 ?853次閱讀

    華章發(fā)布新一代FPGA原型驗證系統(tǒng)HuaPro P3

    近日,華章正式推出了其新一代高性能FPGA原型驗證系統(tǒng)
    的頭像 發(fā)表于 12-11 09:52 ?618次閱讀

    華章推出新一代高性能FPGA原型驗證系統(tǒng)

    不斷發(fā)展的SoC和Chiplet芯片創(chuàng)新,特別是基于RISC-V等多種異構(gòu)處理器架構(gòu)的定制化高性能應(yīng)用芯片,對硬件驗證平臺的
    發(fā)表于 12-10 10:49 ?606次閱讀
    <b class='flag-5'>芯</b><b class='flag-5'>華章</b>推出新一代<b class='flag-5'>高性能</b><b class='flag-5'>FPGA</b><b class='flag-5'>原型</b><b class='flag-5'>驗證</b><b class='flag-5'>系統(tǒng)</b>

    國產(chǎn)EDA公司華章科技推出新一代高性能FPGA原型驗證系統(tǒng)

    作為國產(chǎn)EDA公司的華章科技,也在不斷提升硬件驗證的對應(yīng)方案和產(chǎn)品能力。 HuaPro P3作為華章第三代
    發(fā)表于 12-10 09:17 ?715次閱讀
    國產(chǎn)EDA公司<b class='flag-5'>芯</b><b class='flag-5'>華章</b>科技推出新一代<b class='flag-5'>高性能</b><b class='flag-5'>FPGA</b><b class='flag-5'>原型</b><b class='flag-5'>驗證</b><b class='flag-5'>系統(tǒng)</b>

    華章硬件專場研討會順利舉辦

    近日,2024華章驗證技術(shù)研討會——Hardware Verification Workshop圓滿舉辦。
    的頭像 發(fā)表于 11-14 13:57 ?710次閱讀

    快速部署原型驗證:從子卡到調(diào)試的全方位優(yōu)化

    夠順利移植到最終芯片上,并完成"bring-up"(即系統(tǒng)啟動并正常運(yùn)行),成為了開發(fā)團(tuán)隊面臨的一個重要挑戰(zhàn)。為了實(shí)現(xiàn)這一目標(biāo),雖然原型驗證具備高性
    的頭像 發(fā)表于 09-30 08:04 ?1122次閱讀
    快速部署<b class='flag-5'>原型</b><b class='flag-5'>驗證</b>:從子卡到調(diào)試的全方位優(yōu)化

    華中科技大學(xué)集成電路學(xué)院一行走訪EDA廠商華章

    日前,華中科技大學(xué)實(shí)踐隊來到華章科技股份有限公司(簡稱“華章”)進(jìn)行參觀交流。 華章主要開
    的頭像 發(fā)表于 09-04 18:23 ?1500次閱讀