在PCB設(shè)計中,Stub(也稱為短樁線或殘樁線)對信號傳輸有以下幾個主要影響:
1.容性效應(yīng)導(dǎo)致的阻抗偏低:
Stub會導(dǎo)致容性效應(yīng),使得阻抗偏低,影響信道的阻抗一致性。Stub越長,阻抗降低得越多。這是因為傳輸線瞬態(tài)阻抗計算公式為:
Z = \ sqrt { \ frac { L } { C } }
Stub就像并聯(lián)在傳輸線上的小電容,Stub越長,電容量越大,阻抗也就越低。
2.信號反射:
當(dāng)信號在傳輸線與Stub的交界處遇到阻抗不匹配時,會產(chǎn)生信號反射。這會導(dǎo)致信號的失真和能量的反向傳播,增加了噪聲和失真的可能性。
3.信號衰減:
Stub會增加傳輸線的總長度,從而增加了信號的傳輸路徑,導(dǎo)致信號的衰減。這會降低信號的強度和清晰度,使得接收端難以準(zhǔn)確解析信號。
4.模式耦合:
Stub可以導(dǎo)致模式耦合,即在PCB中的信號線之間相互影響,導(dǎo)致信號干擾和串?dāng)_。
5.影響信號上升沿:
Stub的容性效應(yīng)可能會將信號的上升沿變緩,這在某些情況下可能有利于信號的傳輸,比如DDRX的地址線主線。
6.頻率諧振問題:
Stub長度等于1/4信號波長的頻率時影響最為嚴(yán)重,這會導(dǎo)致不需要的頻率諧振,引發(fā)較為嚴(yán)重的信號完整性(SI)問題。
7.天線輻射效應(yīng):
多余的Stub線頭會產(chǎn)生天線輻射效應(yīng),引起信號反射,最終出現(xiàn)信號完整性問題。
為了避免這些問題,PCB設(shè)計中應(yīng)盡量減少Stub的存在,或者在無法完全避免Stub的情況下,通過優(yōu)化Stub的長度和幾何形狀來降低它們對信號的影響。
為昕PCB設(shè)計軟件支持識別評估Stub,并將此刪除,以下是繪制方法:

刪除stub步驟
在為昕PCB設(shè)計軟件中,可以通過點擊菜單欄中的"Route"選項,選擇Delete Antenna
對整板設(shè)計走線進行check,自動刪除Stub。
刪除環(huán)路步驟
在為昕PCB設(shè)計軟件中,可以通過點擊菜單欄中的"Route"選項,取消勾選Allow loop。
自動刪除環(huán)路。
-
天線
+關(guān)注
關(guān)注
69文章
3253瀏覽量
141833 -
PCB設(shè)計
+關(guān)注
關(guān)注
396文章
4753瀏覽量
88541 -
信號傳輸
+關(guān)注
關(guān)注
4文章
446瀏覽量
20532 -
為昕科技
+關(guān)注
關(guān)注
0文章
31瀏覽量
245
發(fā)布評論請先 登錄
相關(guān)推薦

如何避免高速PCB設(shè)計中傳輸線效應(yīng)
高速PCB設(shè)計中傳輸線的概念及結(jié)構(gòu)分析

高速PCB設(shè)計中高速信號與高速PCB設(shè)計須知

差分信號的原理以及在PCB設(shè)計中的處理方法解析

PCB設(shè)計遇到過孔stub如何解決
高速pcb設(shè)計中接地過孔對傳輸性能的影響
PCB設(shè)計中的高速信號傳輸優(yōu)化技巧
PCB設(shè)計中遇到的阻抗不連續(xù)問題及解決方法

高速信號pcb設(shè)計中的布局

PCB設(shè)計中的信號完整性問題

什么是PCB扇孔,PCB設(shè)計中對PCB扇孔有哪些要求
PCB設(shè)計中的Stub對信號傳輸的影響

評論