本文作者 Suhel Dhanani
AMD 自適應(yīng) SoC 與 FPGA 事業(yè)部軟件市場(chǎng)營(yíng)銷總監(jiān)
由于市場(chǎng)環(huán)境日益復(fù)雜、產(chǎn)品競(jìng)爭(zhēng)日趨激烈,為了加快推出新型自適應(yīng) SoC 和 FPGA 設(shè)計(jì),硬件設(shè)計(jì)人員和系統(tǒng)架構(gòu)師需要探索更為高效的全新工作方式。AMD Vivado Design Suite可提供易于使用的開(kāi)發(fā)環(huán)境和強(qiáng)大的工具,有助于加速大型自適應(yīng) SoC 和 FPGA 等系列產(chǎn)品的設(shè)計(jì)與上市。
現(xiàn)在,我很高興為大家詳細(xì)介紹 AMD 最新發(fā)布的Vivado Design Suite 2023.2 ,以及它的更多優(yōu)勢(shì)——將幫助設(shè)計(jì)人員快速實(shí)現(xiàn)目標(biāo) Fmax,在實(shí)現(xiàn)之前精確估算功耗需求,并輕松滿足設(shè)計(jì)規(guī)范。
使用新的布局和布線特性快速實(shí)現(xiàn)目標(biāo) Fmax
基于Vivado Design Suite 的智能設(shè)計(jì)運(yùn)行 (IDR)、報(bào)告 QoR 評(píng)估 (RQA) 和報(bào)告 QoR 建議 (RQS) 等差異化功能,2023.2 版本提供的新特性可幫助設(shè)計(jì)人員和架構(gòu)師快速實(shí)現(xiàn) Fmax 目標(biāo)。
舉例來(lái)說(shuō),Versal SSIT 器件中的超級(jí)邏輯區(qū)域 (SLR) 交叉布局和布線目前已通過(guò)新算法實(shí)現(xiàn)自動(dòng)化,從而將最大限度地提高性能。我們針對(duì) AMD Versal 設(shè)計(jì)添加了多線程器件鏡像生成支持,有助于加速比特流生成。
上述改進(jìn)旨在幫助設(shè)計(jì)人員快速實(shí)現(xiàn)其性能目標(biāo)。
使用更新的 Power Design Manager 工具改進(jìn)功耗估算
需要特別指出的是,我們?cè)?2023.2 版本中擴(kuò)展了 Power Design Manager (PDM) 工具的可用性,從僅支持 Versal 器件擴(kuò)展到同時(shí)支持大多數(shù) UltraScale+ 器件,使設(shè)計(jì)人員在專注于設(shè)計(jì)實(shí)現(xiàn)方案之前,能夠比以往任何時(shí)候都要更輕松地精確估算功耗。
PDM 可提供易于使用的界面和增強(qiáng)的向?qū)?,支持針?duì)最新 AMD 自適應(yīng) SoC 和 FPGA 中的硬 IP 塊進(jìn)行功耗估算。它使用最新的特性描述模型確保功耗估算準(zhǔn)確性,并幫助平臺(tái)為未來(lái)的熱能及供電做好準(zhǔn)備。
此外,CSV 文件也可導(dǎo)入和導(dǎo)出,而 PDM 數(shù)據(jù)則能輕松轉(zhuǎn)換為可讀取的文本報(bào)告。
上述變化支持 Xilinx Power Estimator (XPE) 能夠無(wú)縫直觀地過(guò)渡到 PDM。
使用新增功能輕松創(chuàng)建和調(diào)試設(shè)計(jì)
與此同時(shí),我們還添加了其它特性,使復(fù)雜設(shè)計(jì)的創(chuàng)建、仿真和調(diào)試工作變得輕松易行。IP 集成器中面向 Versal 器件的新的地址路徑可視化、增強(qiáng)的 DFX 平面圖可視化,以及在相同設(shè)計(jì)中新增了對(duì) Tandem 配置和 DFX 的支持,所有這些新特性都將為簡(jiǎn)化設(shè)計(jì)過(guò)程提供助力。
其它關(guān)鍵更新包括:擴(kuò)展了對(duì) SystemC 測(cè)試臺(tái)的 VCD 支持,以協(xié)助調(diào)試功能;此外還添加了 STAPL 支持,以在編程環(huán)境中針對(duì) UltraScale+ 和 Versal 設(shè)計(jì)驗(yàn)證 JTAG鏈。利用最新版解決方案,設(shè)計(jì)人員能夠更輕松地設(shè)計(jì) UltraScale+ 和 Versal 器件。
使用 Vivado Design Suite 高效實(shí)現(xiàn)自適應(yīng) SoC 和 FPGA 設(shè)計(jì)
我們相信,Vivado Design Suite 2023.2 所包含的更新將幫助硬件設(shè)計(jì)人員和系統(tǒng)架構(gòu)師更輕松快速地跟進(jìn)不斷變化的市場(chǎng)需求,同時(shí)還能將高性能與快速產(chǎn)品上市進(jìn)程兼而得之。作為您的合作伙伴,我們始終致力于不斷改進(jìn)優(yōu)化設(shè)計(jì)工具,幫助您充分發(fā)揮 AMD 自適應(yīng) SoC 和 FPGA 產(chǎn)品解決方案的強(qiáng)大功能。
審核編輯:湯梓紅
-
FPGA
+關(guān)注
關(guān)注
1645文章
22050瀏覽量
618604 -
amd
+關(guān)注
關(guān)注
25文章
5589瀏覽量
136381 -
FPGA設(shè)計(jì)
+關(guān)注
關(guān)注
9文章
428瀏覽量
27363 -
Vivado
+關(guān)注
關(guān)注
19文章
835瀏覽量
68792
原文標(biāo)題:AMD Vivado? Design Suite 2023.2——新版本助力加速自適應(yīng) SoC 和 FPGA 產(chǎn)品設(shè)計(jì)
文章出處:【微信號(hào):gh_2d1c7e2d540e,微信公眾號(hào):XILINX開(kāi)發(fā)者社區(qū)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
Vivado無(wú)法選中開(kāi)發(fā)板的常見(jiàn)原因及解決方法

AMD Power Design Manager 2025.1現(xiàn)已推出
AMD Vivado Design Suite 2025.1現(xiàn)已推出
如何使用AMD Vitis HLS創(chuàng)建HLS IP

如何使用One Spin檢查AMD Vivado Design Suite Synth的結(jié)果

AMD Vivado Design Suite IDE中的設(shè)計(jì)分析簡(jiǎn)介

AMD Versal自適應(yīng)SoC器件Advanced Flow概覽(下)

AMD Versal自適應(yīng)SoC器件Advanced Flow概覽(上)

Vivado Design Suite用戶指南: 設(shè)計(jì)分析與收斂技巧

Vivado Design Suite用戶指南:邏輯仿真

AMD Vivado Design Suite 2024.2全新推出
U50的AMD Vivado Design Tool flow設(shè)置

使用Vivado通過(guò)AXI Quad SPI實(shí)現(xiàn)XIP功能

AMBA AXI4接口協(xié)議概述

評(píng)論